和小北一起学习pads layout连接性检查错误DRC步骤 Allegro,pads,PCB电路板设计,硬件及芯片资料分享—小北设计

和小北一起学习pads layout连接性检查错误DRC步骤

PADS by AD,Allegro,pads,PCB设计,电源模块,硬件,stm32,嵌入式,单片机,小北设计

一个PCB板完成设计后,要进行DRC检查,今天小北和大家聊的是信号是否连通检查。如果出现了开路,会导到整个电路板做废,从而导致项目的延时。
在PADS中,连通性检查前,须先将覆铜处理好,否则会出现连接性错误,DRC默认检查整个电路板。

1)执行“工具(S)-验证设计(v)....”弹出验证设计窗口,如下图所示:

和小北一起学习pads layout连接性检查错误DRC步骤


选择“检查”分栏中的“连接性”选项。然后继续单击左键点击“开始”选项即可进行整个PCB板的连通性能的检查。

2)点击“开始”按钮,pads软件会对电路板上连通性进行规则错识误检查,如没有错误,系统会弹出**未发现错误**窗口,如有DRC报错,会弹出错误数,点击“确定”,就会在验证设计窗口中的“位置”框内会有报错提示,在“解释”框内有对应的DRC产生原因,可根据产生原因在PCB中的DRC警示位置进行DRC消除。报错内容的描述,我们一个个把它连上。直到连接错误没有。在连线的过程中注意,线宽的大小,特别是电源线的大小。电源线尽量走粗些。

和小北一起学习pads layout连接性检查错误DRC步骤

更多PADS知识分享,尽在小北设计,专业,专注。PCB设计。



    Message:

    Name:
    Email:
    Content:
PgUP ...
Allegro,pads,PCB电路板设计,电源模块件及芯片资料分享—小北设计